دانلود رایگان مقاله انگلیسی PDF + خرید ترجمه آماده و تایپ شده ورد
مشخصات مقاله انگلیسی به همراه ترجمه فارسی |
عنوان فارسی مقاله
توان و طراحی کارآمد مساحت مسیریاب شبکه بر روی تراشه با استفاده از بافرهای بیکار |
عنوان انگلیسی مقاله
Power and Area Efficient Design of Network-on-Chip Router Through Utilization of Idle Buffers |
چاپ شده در
مجله آی تریپل ای – IEEE |
سال انتشار
سال ۲۰۱۰ |
قسمتی از متن مقاله |
بخشی از ترجمه فارسی
چکیده شبکه بر روی تراشه (NOC) ، پلت فرم اتصال داخلی است که به الزامات طراحی روی تراشه مدرن پاسخ می دهد. بهینه سازی های کوچک در معماری مسیریاب NoC می تواند بهبود قابل توجهی را در عملکرد کلی سیستم های مبتنی بر NoC نشان دهد. مصرف توان، سربار مساحت و عملکرد کلی NoC توسط بافر مسیریاب تحت تاثیر قرار می گیرد. به اشتراک گذاری منابع برای شبکه بر روی تراشه برای کاهش مساحت تراشه و مصرف انرژی مهم است. به اشتراک گذاری مجازی بافر کانال توسط دیگر پورت های مسیریاب به منظور ارتقای عملکرد در تراشه های ارتباطی مطرح شده است. ما رویکرد بهینه سازی معماری مسیریاب را با استفاده از بافرهای غیر فعال برای افزایش تعداد و اندازه بافر برای توان عملیاتی مورد نظر را در نظر می گیریم.
|
بخشی از متن انگلیسی
Abstract Network-on-Chip (NoC) is the interconnection platform that answers the requirements of the modern on-Chip design. Small optimizations in NoC router architecture can show a significant improvement in the overall performance of NoC based systems. Power consumption, area overhead and the entire NoC performance is influenced by the router buffers. Resource sharing for on-chip network is critical to reduce the chip area and power consumption. Virtual channel buffer sharing by other router ports has been proposed to enhance the performance of on-chip communication. We approach the router architecture optimization by utilizing the idle buffers instead of increasing the number and size of buffers for desired throughput.
|
باکس دانلود مقاله |
دانلود رایگان مقاله انگلیسی با فرمت pdf |
خرید ترجمه آماده به صورت تایپ شده با فرمت ورد doc |